Vypracované otázky na SZZ, obor Počítačové Inženýrství. Používejte, šiřte, upravujte a přidávejte jak chcete.
Hotové zpracované
Konkrétní otázky
APS
-
Principy protokolů pro zajištění paměťové koherence datových skrytých pamětí vícejádrového či víceprocesorového systému se sdílenou paměťovou sběrnicí.
-
Virtualizace hlavní paměti stránkováním a její HW podpora. Funkce MMU (Memory Management Unit) a překlad adres pomocí TLB (Translation Lookaside Buffer).
-
Proudové zpracování instrukcí. Rozdělení procesoru do stupňů, řízení toku instrukcí mezi stupni, hazardy, jejich klasifikace a způsoby odstranění. - Popsat instrukcni cyklus a vse o hazardech.
-
Výkonnostní rovnice systému se skrytým paměťovým subsystémem.
-
Amhdalův zákon, výkonnostní rovnice CPU a porovnání. (Obor: Kvantitativní principy architektury počítačů (Amdahlův zákon, výkonnostní rovnice CPU), hodnocení výkonnosti počítačů.)
-
Výkonnostní parametry paměťového systému se skrytými pamětmi (cache). Skryté paměti více úrovní. HW podpora virtuální paměti. (Zaměření na HW podporu.)
-
Základní principy vektorových počítačů.
-
Typy hazardů v pipeline a jejich řešení. Typy skoků v pipeline, predikce skoku.
-
Koherence a konzistence v systémech se sdílenou pamětí, atomické instrukce pro zajištění sekvenční konzistence
-
Vysvetlite a popíšte funkciu inštrukcií Load-link/store-conditional a uvedte príklad realizácie na semafore
-
Paralelní architektury se sdílenou pamětí, paměťová koherence a konzistence. Instrukční primitivy pro synchronizaci procesů.
CAO
-
logická hradla v technologii CMOS - základní logické prvky, složitější funkce v CMOS, výhody a nevýhody technologie
-
CMOS invertor, NAND a NOR
-
MOSFET tranzistory a CMOS hradla (invertor, NAND, NOR)
-
Rezonanční obvody
-
logická hradla v technologii CMOS - základní logické prvky, … (nepamatuju se, ale nic moc neočekávanýho) …, výhody a nevýhody
JPO
-
Aritmetická jednotka (Sčítačka, odčítačka, posuvy, násobička, delička)
-
Řadič obvodový a mikroprogramovaný. Výhody x nevýhody.
PNO
-
Modelování obvodů v jazyce VHDL. Modelování kombinačních a sekvenčních obvodů na RTL úrovni, syntetizovatelný VHDL popis, tvorba testovacího prostředí.
SRC
-
Spolehlivost, bezpečnost a odolnost proti poruchám. Blokové modely spolehlivosti a výpočty spolehlivostních ukazatelů.
VES
-
Čítače/časovače, události a obsluha, hodiny reálného času
-
Digitální vstupy/výstupy a jejich konfigurace, analogové vstupy a výstupy. Připojování zobrazovacích prvků, klávesnice kapacitní, tlačítkové, dotykové displeje.Zaměřte se na dig. vstupy a výstupy. Popiště kapacitná a tlačítkovou klávesnici.