Skip to content
Snippets Groups Projects
Code owners
Assign users and groups as approvers for specific file changes. Learn more.

Vypracované otázky na SZZ, obor Počítačové Inženýrství. Používejte, šiřte, upravujte a přidávejte jak chcete.

Hotové zpracované

Konkrétní otázky

APS

  1. Principy protokolů pro zajištění paměťové koherence datových skrytých pamětí vícejádrového či víceprocesorového systému se sdílenou paměťovou sběrnicí.

  2. Virtualizace hlavní paměti stránkováním a její HW podpora. Funkce MMU (Memory Management Unit) a překlad adres pomocí TLB (Translation Lookaside Buffer).

  3. Proudové zpracování instrukcí. Rozdělení procesoru do stupňů, řízení toku instrukcí mezi stupni, hazardy, jejich klasifikace a způsoby odstranění. - Popsat instrukcni cyklus a vse o hazardech.

  4. Výkonnostní rovnice systému se skrytým paměťovým subsystémem.

  5. Amhdalův zákon, výkonnostní rovnice CPU a porovnání. (Obor: Kvantitativní principy architektury počítačů (Amdahlův zákon, výkonnostní rovnice CPU), hodnocení výkonnosti počítačů.)

  6. Výkonnostní parametry paměťového systému se skrytými pamětmi (cache). Skryté paměti více úrovní. HW podpora virtuální paměti. (Zaměření na HW podporu.)

  7. Základní principy vektorových počítačů.

  8. Typy hazardů v pipeline a jejich řešení. Typy skoků v pipeline, predikce skoku.

  9. Koherence a konzistence v systémech se sdílenou pamětí, atomické instrukce pro zajištění sekvenční konzistence

  10. Vysvetlite a popíšte funkciu inštrukcií Load-link/store-conditional a uvedte príklad realizácie na semafore

  11. Paralelní architektury se sdílenou pamětí, paměťová koherence a konzistence. Instrukční primitivy pro synchronizaci procesů.

CAO

  1. logická hradla v technologii CMOS - základní logické prvky, složitější funkce v CMOS, výhody a nevýhody technologie

  2. CMOS invertor, NAND a NOR

  3. MOSFET tranzistory a CMOS hradla (invertor, NAND, NOR)

  4. Rezonanční obvody

  5. logická hradla v technologii CMOS - základní logické prvky, … (nepamatuju se, ale nic moc neočekávanýho) …, výhody a nevýhody

JPO

  1. Aritmetická jednotka (Sčítačka, odčítačka, posuvy, násobička, delička)

  2. Řadič obvodový a mikroprogramovaný. Výhody x nevýhody.

PNO

  1. Modelování obvodů v jazyce VHDL. Modelování kombinačních a sekvenčních obvodů na RTL úrovni, syntetizovatelný VHDL popis, tvorba testovacího prostředí.

SRC

  1. Spolehlivost, bezpečnost a odolnost proti poruchám. Blokové modely spolehlivosti a výpočty spolehlivostních ukazatelů.

VES

  1. Čítače/časovače, události a obsluha, hodiny reálného času

  2. Digitální vstupy/výstupy a jejich konfigurace, analogové vstupy a výstupy. Připojování zobrazovacích prvků, klávesnice kapacitní, tlačítkové, dotykové displeje.Zaměřte se na dig. vstupy a výstupy. Popiště kapacitná a tlačítkovou klávesnici.